CISC dan RISC Instruction Set

CISC dan RISC Instruction Set - Hallo sahabat TASTE MIX BY RAKUTI, Pada Artikel yang anda baca kali ini dengan judul CISC dan RISC Instruction Set, kami telah mempersiapkan artikel ini dengan baik untuk anda baca dan ambil informasi didalamnya. mudah-mudahan isi postingan Artikel Komponen, yang kami tulis ini dapat anda pahami. baiklah, selamat membaca.

Judul : CISC dan RISC Instruction Set
link : CISC dan RISC Instruction Set

Baca juga


CISC dan RISC Instruction Set

Mikroprosesor diperkenalkan pada tahun 1970, komersial pertama Intel Corporation. Pada awal 1980-an, Arsitektur RISC telah diperkenalkan. Chip terintegrasi pertama dirancang pada tahun 1958 oleh Jack Kilby.


RISC (Reduced Instruction Set Computer) desain muncul sebagai desain ulang total karena Arsitektur CISC (Complex Instruction Set Computer)  menjadi lebih kompleks. John Cocke dari IBM muncul dengan konsep RISC. 

Untuk mendapatkan komputer yang lebih cepat, perubahan dalam arsitektur mikroprosesor terjadi menjadi RISC, termasuk format instruksi dan dengan mudah Pipelined(Pipelining - Prosesor mengeksekusi instruksi berikutnya sebelum instruksi selesai).

Set Instruksi

Menjalankan program dan mengarahkan komputer memanipulasi data. Instruksi dalam bentuk - Opcode (Kode Operasional) dan Operan.
Opcode, Instruksi yang diterapkan untuk memuat dan menyimpan data, dll.
Operand, Register memori di mana instruksi diterapkan.

Addressing Mode

Cara data yang diakses. Tergantung pada jenis instruksi yang diterapkan. Terdiri berbagai jenis seperti Mode Langsung di mana data lurus diakses atau Mode Tidak Langsung di mana lokasi data diakses. Prosesor memiliki ISA yang sama mungkin sangat berbeda dalam organisasi.


     C I S C     
(Complex Instruction Set Computer)

Dirancang untuk meminimalkan jumlah instruksi per program, mengabaikan jumlah siklus per instruksi. Penekanannya pada membangun instruksi kompleks langsung ke perangkat keras.

Compiler melakukan sedikit pekerjaan untuk menerjemahkan bahasa tingkat tinggi ke bahasa tingkat perakitan / kode mesin karena panjang kode relatif pendek, sehingga sedikit RAM diperlukan untuk menyimpan instruksi.

Prosesor CISC

➤  IBM 370/168
 - Diperkenalkan tahun 1970. Prosesor 32 bit dan empat register titik mengambang 64 bit.
➤  VAX 11/780
 - Prosesor 32-bit dan mendukung banyak mode pengalamatan dan instruksi mesin dari Digital Equipment Corporation.
➤  Intel 80486
 - Diluncurkan tahun 1989 dan Prosesor CISC, yang memiliki instruksi panjang yang bervariasi dari 1 hingga 11 dan akan memiliki 235 instruksi.

Arsitektur CISC

Arsitekturnya dirancang untuk mengurangi biaya memori karena penyimpanan program yang lebih besar, biaya memori lebih tinggi. Mengatasi, jumlah instruksi per program dapat dikurangi dengan menanamkan dalam satu instruksi.

Karakteristik CISC

 Berbagai Mode Pengalamatan.
 Jumlah Instruksi lebih besar.
 Panjang Format Instruksi Bervariasi.
 Beberapa siklus mungkin diperlukan untuk melaksanakan satu instruksi.
 Instruksi-Logika Decoding adalah Kompleks.
 Satu Instruksi untuk mendukung beberapa mode pengalamatan.


.
     R I S C     
(Reduced Instruction Set Computer)

Dirancang untuk mengurangi waktu eksekusi dengan menyederhanakan set instruksi komputer. Prosesor RISC, setiap instruksi hanya membutuhkan satu siklus clock untuk mengeksekusi hasil dalam waktu eksekusi yang seragam.

Mengurangi efisiensi karena lebih banyak baris kode, maka lebih banyak RAM diperlukan untuk menyimpan instruksi. Compiler harus bekerja lebih banyak untuk mengkonversi instruksi bahasa tingkat tinggi ke dalam kode mesin.

Prosesor RISC

➤ Power PC: 601, 604, 615, 620
➤ DEC Alpha: 210642, 211066, 21068, 21164
➤ MIPS: TS (R10000) Prosesor RISC
➤ PA-RISC: HP 7100LC

Arsitektur RISC

Menggunakan rangkaian instruksi sangat optimal. Digunakan dalam perangkat portabel seperti Apple iPod dan Nintendo DS karena Efisiensi Daya.

Karakteristik RISC

➤ Instruksi sederhana.
 Mendukung berbagai Format tipe data.
 Satu siklus waktu eksekusi.
 Terdiri dari register yang lebih banyak.
 Terdiri dari lebih sedikit jumlah transistor.
 Menggunakan mode pengalamatan sederhana
    Instruksi panjang tetap untuk Pipelining.
 Mendukung register untuk digunakan dalam konteks apa pun.
 Petunjuk "LOAD" dan "STORE" untuk mengakses lokasi memori.
(Pipelining, Prosesor mengeksekusi instruksi berikut sebelum instruksi selesai)




Demikianlah Artikel CISC dan RISC Instruction Set

Sekianlah artikel CISC dan RISC Instruction Set kali ini, mudah-mudahan bisa memberi manfaat untuk anda semua. baiklah, sampai jumpa di postingan artikel lainnya.

Anda sekarang membaca artikel CISC dan RISC Instruction Set dengan alamat link https://taste-mix.blogspot.com/2018/08/cisc-dan-risc-instruction-set.html
LihatTutupKomentar